Arquiteturas de Multiplicador Analógico em Tecnologia CMOS para Aplicação como Sinapse de CNN
Sinapse eletrônica, CNN, multiplicador analógico CMOS, multiplicador de quatro quadrantes, redes neuronais, processamento de sinais analógicos.
Este trabalho apresenta novas arquiteturas de multiplicadores analógicos em tecnologia CMOS[1] para aplicação como elemento de sinapse em redes neuronais celulares analógicas (CNN: cellular neural networks). Os circuitos propostos apresentam as duas entradas de modo de tensão e a saída em modo de corrente e seguem o princípio segundo o qual o MOSFET em inversão forte e saturação atua como um quadrador da tensão porta-fonte. Embora este princípio seja utilizado por um grande número de multiplicadores com entradas em modo tensão, a inovação das propostas aqui descritas reside nos métodos de aplicação dos sinais, um dos quais dispensa geradores de referência de tensão. A análise de desempenho em variados aspectos foi realizada por meio de simulações considerando implementação em uma tecnologia CMOS de 130 nm, com tensão de alimentação simétrica de +0,6 V. Em todos os projetos priorizou-se uma diminuição significativa da área ativa, em relação a trabalhos anteriores do mesmo grupo de pesquisa, sem prejuízos importantes de outras características de desempenho.
[1] Complementary Metal-Oxide-Semiconductor (semicondutor-óxido metálico complementar)